混合工作模式的成長和網路地理分佈的發展,不斷推升網路基礎設施頻寬和安全性的需求,並因而重新定義無邊界網路。據650 Group預測,在人工智慧/機器學習(AI/ML)應用的帶動下,400G和800G的連接埠頻寬將以每年50%以上的速度增長。這種急劇的增長將推動112G PAM4技術從雲端資料中心和電信服務商的交換器和路由器,擴展到企業乙太網交換平臺。
為因應此市場需求,Microchip Technology Inc.規劃META-DX2 Ethernet PHY產品組合,並推出全新META-DX2+ PHY產品系列。該產品是業界首款整合了1.6T(terabit/秒)線速端到端加密和連接埠聚合功能並維持緊湊尺寸的解決方案,協助企業乙太網交換器、網路安全設備、雲端互連路由器和光纖傳輸系統全面迎向112G PAM4連接技術。
Microchip通訊業務部企業副總裁Babak Samimi表示:「我們推出四款全新的META-DX2+ Ethernet PHY產品,結合我們的META-DX重計時器( retimer)和PHY產品組合,進一步展現我們協助產業向112G PAM4技術轉型的努力。結合META-DX2L重計時器,Microchip現在可以提供完整的晶片組,滿足自重定時、變速器應用(gearboxing)到先進PHY功能的所有連接需求。透過提供硬體和軟體相容性,客戶可以在他們的企業、資料中心和服務提供者的交換和路由系統中利用架構設計,透過軟體訂閱模式提供端到端安全、多速率埠聚合(multi-rate port aggregation)和精確時間戳記(precision timestamping) 等按需啟用的先進功能。」
META-DX2+具有可配置1.6T資料通路架構,在總變速器容量和由其獨特的ShiftIO能力實現的無中斷2:1保護開關複用模式方面,優於最近的競爭對手2倍。靈活的XpandIO連接埠聚合能力優化了路由器/交換器的埠利用率,支援低速率流量。此外,這些設備還支援IEEE 1588 Class C/D精確時間協議(PTP),以實現5G和企業關鍵業務服務所需的精確奈秒時間戳記。Microchip透過提供一系列接腳相容的重計時器和帶有加密選項的先進PHY產品組合,使開發人員能夠擴展設計,在通用板設計和軟體開發套件(SDK)的基礎上增添MACsec和Ipsec功能。
META-DX2+的差異化功能包括:
- 雙800 GbE、四400 GbE和16x 100/50/25/10/1 GbE MAC/PHY
- 整合的6T MACsec/IPsec引擎,可從資料包處理器中卸載加密,使系統更容易擴展到更高的頻寬,並具備端到端的安全性
- 與需要兩個設備提供相同的6T變速器(gearbox)和無中斷的2:1多工模式的競爭解決方案相比,可節省20%以上的電路板費用
- XpandIO使低速率乙太網用戶端在更高速度的乙太網介面上進行連接埠聚合,並為企業平臺進行了優化
- ShiftIO功能與高度可配置的整合交叉點相結合,實現了外部交換器、處理器和光學元件之間的靈活連接
- 具有48或32長距離(LR)功能的112G PAM4 SerDes的可變型號,具備優化功率與效能的可程式設計性。
- 支援乙太網、OTN、光纖通道和用於AI/ML應用的專有資料速率
650 Group創辦人兼技術分析師Alan Weckel表示:「隨著業界向高密度路由器和交換器的112G PAM4串列生態系統遷移,線速加密和有效利用埠容量變得越來越重要。在實現MACsec和IPsec加密、利用連接埠聚合優化埠容量以及靈活地將路由/交換晶片連接到多速率400G和800G光學元件方面,Microchip的META-DX2+系列將發揮重要作用。」
開發工具
適用於META-DX2系列的Microchip第二代乙太網PHY SDK透過現場驗證的API程式庫和韌體降低了開發成本。該SDK支援該系列中所有META-DX2L和META-DX2+ PHY設備。包括對開放計算專案(OCP)交換器抽象介面(SAI)PHY擴展的支援,以便在支援SAI的各種網路作業系統(NOS)中實現對META-DX2 PHY的跨平臺支援。
供貨
META-DX2+系列預計將在2022年第四季提供樣品。如需瞭解更多資訊,請參考META-DX2+頁面或聯繫Microchip業務代表。
META-DX2L乙太網PHY將參展2022年歐洲光通信大會
在2022年9月18日至22日瑞士巴塞爾歐洲光通信大會(ECOC)上,Microchip將在光網路論壇(OIF)展位展出2021年第四季開始出樣的META-DX2L PHY設備。Microchip和其他OIF成員將在巴塞爾會議中心的701號展位,展出多廠商互通性將如何加速全球網路的行業解決方案。